カリキュラムシート
分類番号 A302-010-A
訓練分野 | 電気・電子系 |
---|---|
訓練コース | FPGAによる高速画像処理技術 |
訓練対象者 | 電子機器の回路設計・開発に従事する技能・技術者等であって、指導的・中核的な役割を担う者又はその候補者 |
訓練目標 | ディジタル回路設計の生産性の向上をめざして、効率化、適正化、最適化(改善)に向けた画像処理技術とFPGAへの実装実習を通して、実用的なディジタル回路の設計・開発手法を習得する。 |
教科の細目 | 内容 | 訓練時間(H) | うち実習・ まとめ(H) |
---|---|---|---|
1.コース概要及び留意事項 | (1)訓練コースの概要説明 (2)専門的能力の現状確認 (3)安全上の留意事項 |
0.5 | |
2.実習システムの概要と開発環境 | (1)画像処理システムの概要 (2)使用する画像処理ボードの仕様 (3)開発ツールの概要と環境設定 |
1.5 | 0.5 |
3.CMOSイメージセンサの制御 | (1)CMOSイメージセンサの制御方法 (2)コントローラとの通信制御方法 (3)画像出力フォーマット(YUV、RGB、RAW)の設定 (4)画像用メモリ(フレームバッファ)へのアクセス方法 |
2 | 1 |
4.画像処理のハードウェア化設計 | (1)ハードウェア化する画像処理のアルゴリズム (2)ガウシアンフィルターのハードウェア化検討 (3)フィルタサイズ(3×3)のHDL記述 |
2.5 | 1.5 |
5.画像処理の高速化手法 | (1)メモリコントローラの転送効率の最適化手法 (2)キャッシュ(ブロックRAM)による高速化手法とHDL記述 (3)画像処理演算のパイプライン処理とHDL記述 |
2 | 1.5 |
6.HDL設計とFPGAへの実装 | (1)画像処理回路の階層構造設計 (2)YUV信号取り出しモジュール回路設計 (3)ガウシアンフィルターのモジュール回路設計 (4)回路シミュレーションとFPGAへの実装 (5)設計した回路の動作確認および評価・改善 |
3 | 2.5 |
7.まとめ | (1)実習の全体的な講評及び確認・評価 |
0.5 | 0.5 |
訓練時間合計 | 12 | 7.5 |
使用器具等 | 画像処理評価ボード、論理シミュレータ、論理合成ツール、配置配線ツール |
---|---|
養成する能力 | 生産性の向上を実現できる能力 |
改訂日 | 2020.09 |