教材名 FPGAによるディジタル回路設計
教材名2
教材ID 222
教材作成者名 稲森 邦一; 佐藤 隆
教材作成日 1999-03-31
改訂情報
ジャンル名 高度教材
分野名 電気・電子系
業種名 電気・電子部品製造業
職務名 電子回路設計
職務構成名 PLD・FPGA回路設計
区分名 教材
職業名 電気技術者
カリキュラム


E204-XXX-4


  訓練分野


電気・電子系 


 訓練コース名


FPGAによるディジタル回路設計


  訓練対象者
 


ディジタルICを受講された方又は、基本論理回路の知識があり、効率のよい制御回路設計の基本学びたい方。




  訓練目標

 


ユーザーの手元で自由に設計から製作まで行える集積回路(FPGA/CPLD)を使用し、ディジタル回路の各種設計手法理解しながら、FPGAの製作法を習得します。

 


  教科の科目


            教 科 の 細 目        


訓練時間



1.FPGA/C  PLDの概要



2.組み合わせ回  路の論理圧縮    


3.回路図入力に  よる回路設計




4.設計演習


5.非同期式順序  回路設計




6.同期式順序
  回路設計



7.検証ボードに  よる回路検証


 



(1)PLDとは
(2)FPGA/CPLD概要
(3)FPGA/CPLDの構造
(4)FPGA/CPLDの開発手順

(1) ブール代数と組合わせ回路       
(2) 加法標準形と乗法標準形        
(3) カルノー図による論理圧縮
(4) クワインマクラスキー法による論理圧縮 

(1)回路設計ツールの基本操作
(2)階層設計による論理回路設計
(3)配置配線
(4)論理合成スタイルの設定
(5)ISPによるデバイスプログラミング

(1)デコーダ回路
(2)加減算回路

(1)フローテーブル
(2)状態遷移図とハミング距離
(3)励振、推移行列
(4)出力行列、出力式  
(5)FFを用いた非同期回路設計

(1) 状態表、状態割付         
(2) 推移表
(3)制御入行列と制御入行列式
(4)出力行列、出力式

(1)非同期順序回路の検証
(2)同期式順序回路の検証
(3)応用課題による検証

                           (合計時間)


  (H)
  2




  5




  3





  5


  4





  4




  7



 30H


 使用する
 機械器具類
 


パソコン、FPGA/CPLD開発ソフト、FPGA/CPLD検証ボード

 

                                   関西職業能力開発促進センター

※上記以外の資料(「教材」と「実技関連説明書」など)は、 こちら(ユーザ名=ユーザIDとパスワードが必要です)。
ユーザ名とは会員登録時に発行されたユーザIDを指します。
ユーザ名とパスワードをお持ちでない方は教材作成支援情報メニュー一覧から会員登録を行って下さい。